机读格式显示(MARC)
- 000 01635nam0 2200289 450
- 010 __ |a 978-7-111-77885-1 |d CNY99.00
- 100 __ |a 20250714d2025 em y0chiy50 ea
- 200 1_ |a 芯片设计——CMOS模拟集成电路版图设计与验证 |e 基于Cadence IC 6.1.7 |f 陈铖颖[等]编著 |A xin pian she ji — — CMOS mo ni ji cheng dian lu ban tu she ji yu yan zheng
- 210 __ |a 北京 |c 机械工业出版社 |d 2025
- 215 __ |a 11,443页 |d 26cm
- 225 1_ |a 半导体与集成电路关键技术丛书 |A Ban Dao Ti Yu Ji Cheng Dian Lu Guan Jian Ji Shu Cong Shu
- 225 1_ |a 微电子与集成电路先进技术丛书 |A Wei Dian Zi Yu Ji Cheng Dian Lu Xian Jin Ji Shu Cong Shu
- 300 __ |a 福建省“十四五”普通高等教育本科规划教材 “十四五”时期国家重点出版物出版专项规划项目
- 304 __ |a 编著者还有:陈黎明、蒋见花、王兴华
- 330 __ |a 本书聚焦CMOS模拟集成电路版图设计领域,从版图的基本概念、设计方法和EDA工具入手,介绍了CMOS模拟集成电路版图规划、布局、设计到流片的全流程;介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence IC 6.1.7与Siemens EDA Calibre Design Solutions(Calibre);也介绍了Calibre DRC、LVS规则的基本语法,同时展示了运算放大器、带隙基准源、低压差线性稳压器、模—数转换器等典型模拟集成电路版图的设计实例;并结合实例对LVS验证中的典型案例进行了归纳和总结;最后对集成电路设计使用的工艺设计工具包内容及参数化单元建立方法进行了讨论。
- 606 0_ |a 芯片 |A Xin Pian |x 设计 |x 高等教育 |j 教材
- 701 _0 |a 陈铖颖 |f (1982~) |4 编著 |A chen cheng ying
- 801 _0 |a CN |b WFKJXY |c 20251009
- 905 __ |a WFKJXY |d TN402/42