机读格式显示(MARC)
- 000 01944nam0 2200289 450
- 010 __ |a 978-7-5770-0432-7 |d CNY88.00
- 100 __ |a 20240705d2023 em y0chiy50 ea
- 200 1_ |a 基于FPGA的数字逻辑系统实验教程 |A ji yu FPGA de shu zi luo ji xi tong shi yan jiao cheng |f 覃昊洁, 林水生, 阎波编著
- 210 __ |a 成都 |c 电子科技大学出版社 |d 2023
- 215 __ |a 364页 |c 图 |d 26cm
- 314 __ |a 覃昊洁, 1989年生, 电子科技大学工学硕士, 电子科技大学信息与通信工程学院高级实验师, 主要从事嵌入式系统、物联网芯片与系统以及惯导定位技术等方面研究。林水生, 1967年生, 电子科技大学工学博士, 电子科技大学通信与信息系统国家级实验教学示范中心首席教授、物联网工程系主任。主要研究方向为无线通信、自组织网、嵌入式系统和物联网芯片与系统。阎波, 1973年生, 电子科技大学工学博士, 电子科技大学信息与通信工程学院教授, 电子科技大学核心课程“微处理器与嵌入式系统设计”首席教授, 四川省电子学会嵌入式人工智能专委会副主任。主要研究方向为通信ASIC设计、人工智能与物联网定位、嵌入式微系统设计、信号分析与信息处理。
- 330 __ |a 本书从实际应用需求出发, 系统论述了数字逻辑电路设计、功能仿真和下板验证的基本原理和方法。本书基于Verilog HDL与Quartus开发环境, 实验内容由一套循序渐进、从简到复杂、环环相扣的实验系列项目构成, 涵盖了组合逻辑电路设计基础、规则时序逻辑电路设计基础、有限状态机设计基础、综合电路设计、数字系统设计等相关知识。本书不仅注重数字逻辑电路与系统的设计基础知识的讲解, 而且包含基于FPGA的电路设计、功能仿真及下板验证方法与技巧, 方便读者快速地掌握利用EDA工具设计和验证数字逻辑电路与系统的方法。
- 606 0_ |a 数字逻辑 |A shu zi luo ji |x 实验
- 606 0_ |a 数字系统 |A shu zi xi tong |x 实验
- 701 _0 |a 覃昊洁, |A qin hao jie |f 1989- |4 编著
- 701 _0 |a 林水生, |A lin shui sheng |f 1967- |4 编著
- 701 _0 |a 阎波, |A yan bo |f 1973- |4 编著
- 801 _0 |a CN |b WFKJXY |c 20240828
- 905 __ |a WFKJXY |d TP302.2/12