机读格式显示(MARC)
- 000 01379nam0 2200253 450
- 010 __ |a 978-7-111-72951-8 |d CNY99.00
- 100 __ |a 20230720d2023 em y0chiy50 ea
- 200 1_ |a AI加速器架构设计与实现 |A AIjia su qi jia gou she ji yu shi xian |d = Accelerator based on CNN design |f 甄建勇, 王路业著 |z eng
- 210 __ |a 北京 |c 机械工业出版社 |d 2023
- 215 __ |a 219页 |c 彩图 |d 21cm
- 330 __ |a 本书内容主要分三部分, 神经网络的分析、神经网络加速器的设计及具体实现技术。通过阅读本书, 读者可以深入了解主流的神经网络结构, 掌握如何从零开始设计一个能用、好用的产品级加速器。第1章介绍了目前主流图像处理领域神经网络的结构, 提取出各个网络的基本块、网络算子及其参数量和运算量, 阐述了加速器的编程模型和硬件架构分类。第2、3章分别讨论了加速器运算子系统和存储子系统的设计, 并对NVDLA、TPU、GPU实现卷积运算的过程进行了详细的推演, 以便读者对加速器架构设计有初步的了解。第4~6章用大量篇幅讨论了加速器设计中可能遇到的问题及解决方法。第7章对加速器进行盘点, 展望了神经网络加速器的未来, 希望对读者有所启发。
- 510 1_ |a Accelerator based on CNN design |z eng
- 606 0_ |a 人工智能 |A ren gong zhi neng |x 加速器 |x 研究
- 701 _0 |a 甄建勇 |A zhen jian yong |4 著
- 701 _0 |a 王路业 |A wang lu ye |4 著
- 801 _0 |a CN |b WFKJXY |c 20240817
- 905 __ |a WFKJXY |d TP18/578